En 1977, 1 Mo de DRAM coûtent environ $5 000. La technologie du compilateur est également devenue plus sophistiquée, de sorte que l`utilisation de la RAM RISC et l`accent mis sur le logiciel est devenu idéal. L`avantage global de RISC aujourd`hui, l`Intel x86 est défendable la seule puce qui conserve l`architecture CISC. Vous pouvez ajouter des widgets personnalisés à partir de l`écran des widgets dans l`admin. Par 1994, la même quantité de mémoire ne coûte que $6 (lorsqu`elle est ajustée pour l`inflation). Sans intérêt commercial, les développeurs de processeurs n`ont pas été en mesure de fabriquer des puces RISC en volumes assez importants pour rendre leur prix compétitif. Parce que chaque instruction ne nécessite qu`un seul cycle d`horloge à exécuter, le programme entier s`exécutera dans approximativement le même laps de temps que la commande multi-cycle “MULT”. Parce que toutes les instructions s`exécutent dans un laps de temps uniforme (i. barrages routiers malgré les avantages du traitement à base de RISC, les puces RISC ont pris plus d`une décennie pour prendre pied dans le monde commercial.

Cela est principalement dû à des progrès dans d`autres domaines de la technologie informatique. Daca Decker de RISC nu îndeplineste criteriile de acceptabilitate, riscul ar trebui tratat. Bien que les puces RISC pourraient surpasser les efforts d`Intel dans des domaines spécifiques, les différences n`étaient pas assez grandes pour persuader les acheteurs de changer les technologies. La séparation des instructions “LOAD” et “STORE” réduit en fait la quantité de travail que l`ordinateur doit effectuer. Disons que nous voulons trouver le produit de deux nombres-un stocké dans l`emplacement 2:3 et un autre stocké dans l`emplacement 5:2-et puis stockez le produit de nouveau dans l`emplacement 2:3. Si l`un des opérandes doit être utilisé pour un autre calcul, le processeur doit recharger les données de la Banque de mémoire dans un registre. Windows 95 ont été conçus avec les processeurs CISC à l`esprit. La mémoire principale est divisée en emplacements numérotés de (ligne) 1: (colonne) 1 à (ligne) 6: (colonne) 4. L`unité d`exécution est chargée d`effectuer tous les calculs. Il fonctionne directement sur les banques de mémoire de l`ordinateur et ne nécessite pas que le programmeur appelle explicitement des fonctions de chargement ou de stockage. Bien que les puces du CISC deviennent de plus en plus difficiles à développer, Intel a les ressources nécessaires pour labourer le développement et produire de puissants processeurs. L`approche du CDCI l`objectif principal de l`architecture du CISC est d`achever une tâche en aussi peu de lignes d`assemblage que possible.

Ainsi, la commande “MULT” décrite ci-dessus pourrait être divisée en trois commandes distinctes: “LOAD”, qui déplace les données de la Banque de mémoire vers un registre, “PROD”, qui trouve le produit de deux opérandes situés dans les registres, et “STORE”, qui déplace les données d`un enregistrer dans les banques de mémoire. Étant donné que la longueur du code est relativement courte, très peu de RAM est nécessaire pour stocker les instructions. De nombreuses entreprises n`étaient pas disposées à prendre une chance avec la nouvelle technologie RISC. Astfel de decizii vor fi influentate de apetitul la RISC al Organizatiei, de atitudinea fata de RISC sau de criteriile prestabilite privind riscul.